forward

Высокоскоростная обработка данных

Описание:
single cell LiIon boost converter w/ SR, TPS43000 covers 7W output power at lowest input voltage
Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This single cell Li-Ion battery input boost converter provides a 5.3V output at 1.1A (5.8W). It achieves 90% efficiency at full load and operates at 1MHz. PMP7426 uses the TPS55340 high voltage boost converter.
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
For applications where there are bit errors and resulting sample errors (also called sparkle codes, word errors, or code errors), the ability to measure the Error rates caused by these bit errors is important. This FPGA firmware based application note proposes a method to accurately measure these errors over an indefinite time and provides an example of how this measurement can be done using a simple FPGA platform. Code is available on request for the two examples described in the application note.

Возможности:

Understand how Error Rates are specified and what these specifications mean Outline new approach to measuring the sample errors over an indefinite time period to measure the true error rate of an ADC Provide customers the ability to make bit error measurements on their bench under different conditions Firmware is available for low cost FPGA platfrom TI along with simple GUI to monitor the error rates over time

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW308x is an example design of a wideband digital to RF transmit solution capable of generating 600 MHz of contiguous RF spectrum. The system provides a reference on how to use the DAC34x8x, TRF3705 IQ modulator and LMK0480x to achieve this. This reference EVM coupled with a pattern generator such as the TSW1400EVM can be used to arbitrarily generate narrow band and wideband signals at RF. Examples of configurations to generate standards compliant WCDMA test signals are provided.

Возможности:

Complete Digital to RF transmit solution Up to 600MHz of contiguous signal bandwidth RF signal synthesis from 300MHz to 4GHz On board RF Amp and Attenuator Easy evaluation platform with TSW1400 and HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Микроконтроллерам семейства C2000 Delfino требуется строгое соответствие обеих шин напряжения питания друг другу. Данная топология мониторинга предназначена для отслеживания двух указанных шин напряжения и инициирования перезагрузки в том случае, когда любая из шин не будет находиться в своём диапазоне. Два контроллера отслеживают возникновение пониженного или повышенного напряжения на каждой шине. Также данная топология менее склонна к ложным перезагрузкам благодаря наличию функций с пользовательскими настройками в семействе продуктов TPS3702.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Высокая точность выставления порогов
  • Возможность установки порогов с помощью вывода SET
  • Внутренний гистерезис: 0,55%, 1,0%

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Схемотехника
  • BOM
Описание:

В распространённом методе определения местоположения излучателей используется информация об амплитуде и сдвиге фаз сигнала, полученного от массива распределённых в пространстве датчиков. Для подобных систем важно получить детерминированное соотношение между фазами сигналов от отдельных датчиков для минимизации ошибок в измеренных ими данных. В данном проекте рассматривается вопрос о том, как возможно синхронизировать несколько аналого-цифровых преобразователей (АЦП) с интерфейсом JESD204B таким образом, чтобы данные в виде выборок, получаемые от АЦП, были выровнены по фазе.

Возможности:

  • Синхронизированные АЦП с частотой дискретизации 2*109 выборок/сек, работающие на частоте 3,072 ГГц
  • Система имеет возможность работать с более чем 2 АЦП
  • Расхождение по фазе менее 1 периода тактового сигнала АЦП
  • Простой в использовании программный интерфейс для управления и сбора данных
  • Отличные показатели АЦП по паразитным составляющим и шуму на частоте 3,072 ГГц
  • Данный проект был протестирован и включает в себя программное обеспечение, демонстрационное аппаратное обеспечение и руководство по проекту

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Схемотехника
  • BOM
Описание:
Light Detection and Ranging (LIDAR) systems use the time taken by the light to fly back and forth to an object in an effort to measure the distance to this target. The TIDA-00663 reference design shows how to design the time measurement back-end for LIDAR based on Time to Digital Converter (TDC) as well as associated front-end. The LIDAR pulsed time of flight reference design can be used in all those applications where measuring distance to the target by establishing a physical contact is not possible. Typical examples include measuring presence of objects on a conveyor belt in logistic centers, ensuring safety distances around moving robot arms among many others.
Возможности:

LIDAR pulsed time of flight measurement Distance resolution at system level <1cm TDC resolution of 1.65cm and a white noise of 1.05cm RMS TX energy: 70W peak over 40ns

Документация:
  • Схемотехника
  • BOM
Описание:

Референс дизайн, реализовывающий законченный 120 МГц широполосный оптический фронт-энд, заключающий в себе высокоскоростной трансимпедансный усилитель, дифференциальный усилитель и высокоскоростной 14-битный АЦП 160 MSPS с интерфейсом JESD204B. Дизайн включает в себя все необходимое программное и аппаратное обеспечение для оценки производительности системы по отклику на высокоскоростные оптические импульсы, генерируемые лазерным драйвером и диодом для решений, включающих оптическую временную рефлектометрию.

 

Возможности:

  • Оптический фронт-энд с демонстрацией производительности системы;
  • Высокоскоростная сигнальная часть с полосой пропускания более 120 МГц;
  • Высокоскоростной трансимпедансный усилитель для преобразования тока в напряжение, а также дифференциальный усилитель, управляющий высокоскоростным 14-битным АЦП;
  • Драйвер сверхбыстрого лазерного светодиода и лазерный светодиод для генерирования сигнала Tx;
  • Фронт-энд на основе лавинного фотодиода с высоковольтным источником питания на борту;
  • Гибкость и простота замены компонентов в оптической части, усилителе и АЦП.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
In order to provide system designers a new cost-effective and easy alternative to assured precision temperature measurement, this reference design discusses the new tiny 2-pin digital output IC temperature sensor with single wire pulse count interface that enhances reliability and greatly simplifies the design of galvanic isolation architecture for sending both power and unidirectional data through same low profile transformer and remote operation. In addition, with fewer error sources, computation of error budget is easier. Cost budgets, accuracy, size and simplicity of interfacing with other circuit elements are main factors in selecting a sensor to do a job and this reference design system tremendously helps in meeting all these requirements. With less-than 0.25°C maximum measured error over temperature range -50°C to 150°C, functional isolation of 400VRMS and IEC61000-4-4 pre-compliance testing, this design significantly reduces the design time for development of high-accuracy temperature measurement systems.

Возможности:

Allows Single Low-Profile Transformer for Power and Data Isolation While Eliminating the Need for Optocoupler or Digital Isolator on Data Line Power and Data Coexist on 2–Wire Interface for Remote Temperature Sensing Across Isolation No Need of System Level Calibration Unlike Thermistors Replacement for RTDs and NTC or PTC Thermistors Eliminates High-Precision Active or Passive Components Functional Isolation of 400 VRMS and Dielectric up to 2500-V AC for 60 seconds Pre-Compliance Testing: Meets IEC61000-4-4 EFT (Level 4): ±2 kV – Class-A Accuracy Over Temperature: Measured Error Using LUT: < 0.25ºC (-35ºC to 150ºC) Measured Error Using 1st Order Transfer Function: < 0.25ºC (15ºC to 100ºC) Guaranteed Limits from LMT01 Datasheet Using LUT: < 0.5 max. (-20ºC to 90ºC), 0.62 max. (90ºC to 150ºC), < 0.7 max. (-50ºC to -20ºC)

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-00783.1 reference design is a triple output wide Vin power module design. It provides 3.3V, 1.8V and 1.2V output, at 6W total power. The layout is optimized for space constrained applications.

Возможности:

LMZ36002 wide Vin power module with integrated inductor, 4.5V to 60V input, 2A output LMZ20502 nano module with integrated inductor 4.5V to 40V wide input range Power module design with minimum external components 400 sq. mm compact solution size This circuit board is tested, and the design files and test report are included

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design demonstrates how to implement a single-ended-to-differential input path, which can be AC-coupled or DC-coupled for an ADC3422. It also explains how to design a high-input impedance, DC-coupled input path. The reference design can be used for applications such as low-power data acquisition, portable instrumentation and IGBT diagnositics.
Возможности:

Single-ended-to-differential reference design using the OPA656 and THS4541 Channel A and channel B are AC / DC coupled using the THS4541 THS4541 and ADC3422 achieve 70-dB SNR Low-power (57mW/channel) operation suitable for battery-powered devices

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design provides accurate measurements of ambient light intensity used to detect arc flash faults with a fast response of 1 ms, protecting or minimizing damages to power distribution switchgear. This design also monitors temperature (using switch, analog, digital or remote ), humidity, dust, and pressure accurately for online monitoring of busbar, transformers, and capacitor banks for early indication of faults, insulation failures, or ageing, resulting in increased operational life. This design provides a unique diagnostics approach within 1 ms during low load current for diagnostics of an ambient light sensor (ALS), increasing the system reliability. The sensors can be interfaced to microcontrollers with I2C or a low-power, wireless interface to perform weather transmitter functions for continuous online monitoring to simplify the system design.
Возможности:

Measures light, temperature, humidity, dust, vibration and pressure with support for multiple types of temperature and ambient light sensors Measures arc flash light using analog output ambient light sensor for fast response of <1 ms Uses 10-bit SAR ADC with I2C interface and alert output to measure output of ALS Deisgn uses hardware comparator for fast fault response to ambient light changes. Threshold can be set using 10-bit DAC or digital potentiometer Measures remote temperature using daisy-chain UART interface, alert output, and capability to daisy chain or multiplex sensors Supports accurate diagnostics of ambient light and temperature sensor with diagnostics time of ~1ms allowing online diagnostics

Документация:
  • Схемотехника
  • BOM
Описание:

В данном базовом проекте рассматривается использование и работа цифрового высокоскоростного усилителя с переменным коэффициентом усиления LMH6401 с целью управления высокоскоростным аналого-цифровым преобразователем (АЦП) ADS54J60. В данном проекте рассматриваются и измеряются различные опции для синфазных напряжений, напряжений питания и интерфейсов, в том числе передача сигнала с фильтрацией постоянной составляющей и без неё, благодаря чему данный проект удовлетворяет требованиям ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малошумящий усилитель с переменным коэффициентом усиления
  • Двухканальный высокоскоростной АЦП
  • Передача сигнала с фильтрацией постоянной составляющей и без неё
  • Полноценное решение тактирования
  • Протестированный базовый проект, который включает в себя отладочную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design discusses the use and performance of the Ultra-Wideband, Fixed-gain high-speed amplifier, the LMH3401 to drive the high-speed analog-to-digital converter (ADC), the ADS54J60 device. Different options for common-mode voltages, power supplies, and interfaces are discussed and measued, including AC-coupling and DC-coupling, to meet the requirements of a variety of applications.
Возможности:

Low noise, 16-dB Gain Amplifier Dual High Speed ADC AC and DC coupling Complete clocking solution Tested Reference design that includes an evaluation board, configuration software, and User's Guide

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-00886 consists of the LMX2571, high-performance, wideband PLLatinum™ low-power RF synthesizer, powered by a single cell battery usingTPS63050 a DC-DC buck-boost converter. The TIDA-00886 shows that the DC-DC buck-boost converter has a small to negligible effect on the phase noise performance of the LMX2571. The LMX2571 is very popular in 2-way radio applications as well as handheld test and measurement equipment. Although this is a low current consumption device, 39-mA in Synthesizer mode (Internal VCO) and 9mA in PLL mode (External VCO), efficiency is critical for battery operated applications.
Возможности:

3.3 Vdc output from the buck-boost to power LMX2571 from a battery 2.5V to 5.5V input voltage range Any frequency from 10MHz to 1344MHz Efficiency >90% in boost mode and >95 % in Buck Mode

Документация:
  • Схемотехника
  • BOM
Описание:

Референс-дизайн TIDA-00892 - это компактное решение, способное обеспечить изоляцию цепей питания DC и сигнальных цепей интерфейса RS-485. Дизайн содержит усиленный цифровой изолятор с интегрированным питанием в комбинации с коммуникационным трансивером RS-485.

Возможности:

• Небольшое комбинированное решение (одинаковое с чипом ISOW7841 посадочное место);
• Решение с одним источником питания (не требуется отдельное питание со стороны интерфейса);
• Уменьшенная стоимость BOM;
• Расширяемое для других полнодуплексных трансиверов RS-485 решение;
• Усиленный цифровой изолятор.

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design enables a cost-effective and low-power data acquisition system that provides an alternative to FPGA-based systems. It features a single-ended, high-impedance input that can be used in a wide number of applications, including portable instrumentation and digitizers. The reference design utilizes the ADS4122 analog-to-digital converter (ADC), along the with the OPA656 and THS4541 operational amplifiers (op amps) to develop a 12-bit, 20-MSPS digitizer for the BeagleBone Cape form factor. The expansion board devleoped in this reference design interfaces with the BeagleBone Black development platform, which is a low-cost, open-source, community-supported environment based on the ARM Cortex-A8 processor.

Возможности:

Single-ended-to-differential data acquisition reference design using the OPA656 and THS4541 op amps Low-power (330/channel) operation suitable for handheld devices Option to choose between 50 ohm / 1 Mohm input impedance Low system cost; replaces FPGA for data capture with Sitara™ processor (BeagleBone Black) 2V peak-to-peak input voltage range

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
High speed multi-channel applications require precise clocking solutions capable of managing channel-to-channel skew in order to achieve optimal system SNR, SFDR, and ENOB. This reference design is capable of supporting two high speed channels on separate boards by utilizing TI’s LMX2594 wideband PLL with integrated VCOs to generate a 10 MHz to 15 GHz clock and SYSREF for JESD204B interfaces. The 10 KHz offset phase noise is < -104 dBc/Hz for a 15 GHz clock frequency. By using TI’s ADCDJ3200 high speed converter EVMs, a board-to-board clock skew of <10ps is achieved and a SNR of 49.6 dB with a 5.25 GHz input signal. All key design theories are described, guiding users through the part selection process and design optimization. Finally, schematic, board layout, hardware testing, and results are also presented.
Возможности:

Up to 15GHz sample clock generation Multi-channel JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01054 reference design helps eliminate the performance degrading effects of EMI on Data Acquisition (DAQ) systems greater than 16 bits with the help of the LM53635 buck converter. The buck converter enables the designer to place power solutions close to the signal path without the unwanted noise degradation of EMI while saving board space. This design allows for a system SNR performance of 100.13 dB using a 20-bit, 1-MSPS SAR ADC, which almost matches the 100.14 dB SNR performances when using external power sources.
Возможности:

Power design minimizing DC to DC EMI impact on system performance Two 20-bit SAR ADC channels Modular front-end reference design for high channel count systems that can be repeated Up to +/-4V input signal (8Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design for high performance data acquisition (DAQ) systems optimizes power stage in order to reduce power consumption and minimize the effect of EMI from switching regulator by using LMS3635-Q1 buck converter. This reference designs yields 7.2% efficiency improvement at most light load current compared to LM53635 buck converter, which achieves 125.25dB SFDR, 99dB SNR and 16.1ENOB.
Возможности:

Power design minimizing DC to DC EMI impact on system performance Two 20-bit SAR ADC channels Modular front-end reference design for high channel count systems that can be repeated Up to +/- 4V input signal (8Vpp differential)

Документация:
  • Схемотехника
  • BOM
Описание:
Time-of-flight (ToF) optical methods for measuring distance with high precision are utilized in a variety of applications, such as laser safety scanners, range finders, drones, and guidance systems. This design details the advantages of a high-speed data-converter-based solution, including target identification, relaxed sample-rate requirements, and a simplified signal chain. The design also addresses optics, driver and receiver front-end circuitry, analog-to-digital converters (ADCs), digital-to-analog converters (DACs), and signal processing.
Возможности:

Measurement range of 1.5 m to 9 m Range measurement mean error of <±6 mm and standard deviation of <3 cm 5.75-W pulsed 905-nm near-infrared laser diode and driver with <1-mW average output power Laser collimation and photo receiver focusing optics 125-MSPS 15-bit ADC and 500-MSPS 16-bit DAC signal chains Pulsed ToF measurement method with DFT-based range estimation

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01230 reference design provides a compact solution capable of generating isolated DC power while supporting isolated RS-232 communication. The design consists of a reinforced digital isolator with integrated power combined with an RS-232 communication transceiver.
Возможности:

Small Combination Solution (Slightly Larger than ISOW7842 Device Footprint) Single Power Supply Solution (No separate supply required for interface side) Reduced BOM Cost Extendable to Other RS-232 Tranceivers

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01281 reference design is low cost, high efficiency, isolated RS-485, I2C & CAN communication module solution intended for use in industrial systems such as Uninterruptable Power Supplies (UPS) and energy storage banks that require isolated communication and isolated power for RS-485/I2C/CAN transceivers. The design has on-board C2000-Piccolo microcontroller for handling the communications protocol for each of interfaces. The board has in-built, low component count, high efficiency, primary side controlled isolated power supply to generate secondary power for communication transceivers eliminating the need for opto-coupler feedback circuits. The TIDA-01281 design is tested for data transmission under various conditions and under EFT and ESD environment, highlighting the performance of TI devices for robust data transmission in harsh environments.
Возможности:

Simple, efficient, and flexible isolated communication module for RS-485, CAN and I2C interface Robust isolation performance for reliable operation in harsh environments meeting functional Isolation and Immunity of 4000-VPK & 2500-VRMS, 560VPK working voltage Common Mode Transient Immunity (CMTI) of 50 kV/us, for high immunity in noisy environments Meets IEC-61000-4-2: ESD ±8kV contact discharge and indirect discharge by HCP and VCP , and IEC-61000-4-4: EFT ± 2kV for RS485 and ±1kV for CAN A standalone control card with analog and digital interface of C2000 device for test and validation of power stages used in UPS, telecom rectifier, server PSU and battery management system

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01346 design uses two LMX2594 synthesizers in combination to produce lower noise than is possible with just one. By combining the output of two synthesizers that are in phase, a theoretical 3 dB phase noise benefit is possible due to the output power being 6 dB higher while the noise power is only 3 dB higher. The LMX2594 is an ideal synthesizer for this application as it has a SYNC feature that allows it to have deterministic and repeatable phase as well as a programmable phase that can be used to correct for any phase error due to trace mismatches or any other factors.
Возможности:

3 to 12.5 GHz Output Frequency 40-fs rms Jitter at 9GHz (100 Hz to 100 MHz)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The high-speed, linear transimpedance amplifier reference design is a high-speed, linear, two-stage transimpedance amplifier (TIA) application which uses the LMH5401 fully differential amplifier (FDA). Included in the reference design is a photo diode with integrated fiber pigtail. The provided photo diode allows for ease of testing as it represents a nearly ideal current source.
Возможности:

Bandwidth > 500 MHz Convert current to voltage Photo diode included Two stages for increased gain

Документация:
  • Схемотехника
  • BOM
Описание:
The Bidirectional RS-485 Fan-Out Hub Reference Design (TIDA-01365) documents and tests an RS-485 fan-out hub design where 1:N and N:1 RS-485 signals are aggregated in and out of any bus topology. This design also features automatic direction control, for reduced pin count on microcontrollers, and a DC-to-DC converter using the 24V DC rail typically seen in industrial applications.
Возможности:

Allows for bidirectional communication over complex network topologies One master node / Four slave nodes Direction of data automatically controlled (no MCU needed) Supports cable lengths > 1000 m

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01410 reference design uses two LMX2594 synthesizers to produce two outputs that are both coherent and adjustable in phase. Phase coherent outputs are useful for interleaving data converters and also for beam steering applications. This reference design has identical routing for both synthesizers so that it is easy to measure the phase between them.

Возможности:

Two outputs with coherent and adjustable phase Output frequency from 10 MHz to 15 GHz High output power

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design is a power supply optimized specifically for providing power to eight 16-channel receive AFE ICs for ultrasound imaging systems. This design reduces part count while maximizing efficiency by using single-chip DC-DC converter + LDO combo regulators to set the LDO input just above the dropout voltage while taking full advantage of the LDO PSRR. In addition, ultra-low-noise LDOs help to attain the highest resolution possible from A/D conversion, leading to higher image quality. This design is capable of switching frequency synchronization with the master and system clock frequency to aid system designers apply simple filtering techniques to remove power supply switching noise on ground loops or use spreadspectrum clocking to reduce EMI. Additionally, the design implements an eFuse device, providing a simple and flexible means of overcurrent protection.
Возможности:

Suitable for 12V input ultrasound system front end eFuse operating with input current limit of 4.2A Capable of powering eight AFEs for up to 128 channels (scalable channel count), supports power output of 36W Combo DC/DC converter + LDO ICs maximizes LDO efficiency by setting LDO input just above dropout voltage Uses high PSRR and ultra-low-noise (4.4 μVRMS) LDOs to attain highest resolution possible from A/D conversion Common synchronized power supply for all AFEs on same T/R board reduces board space while aiding noise reduction and EMI elimination

Документация:
  • Схемотехника
  • BOM
Описание:
This reference design details a CCLink IE Field Basic implementation operating on the Sitara™ AM335x processor, with both Processor SDK RTOS and Processor SDK Linux. For RTOS, the design uses the Network Development Kit (NDK component within Processor SDK) transport layer and is supported with examples for both the standard Ethernet switch (CPSW) and PRU-ICSS. For Linux, it uses the Linux networking stack which can be based on either the standard Ethernet switch (CPSW) or PRU-ICSS. The implementation can be used in both configurations, i.e. Master station or Slave station.
Возможности:

CC-Link IE field basic master and slave implementation for 100Mbps on a standard ethernet port and PRU-ICSS Supported by Processor-SDK-RTOS and Linux Server function of SLMP (Seamless Message Protocol) supported by slave station Maximum 64 slave stations supported by master station Fully customizable with source code available Support on other Sitara ARM processors also available

Документация:
  • Схемотехника
  • BOM
Описание:

Направленная на Ethernet/IP коммуникации, данная платформа разработки позволяет разработчикам реализовать стандарты связи Ethernet/ IP в широком спектре оборудования для промышленной автоматизации. Это дает возможность разрабатывать платы для приложений промышленной автоматизации, автоматизации предприятий и промышленной связи с минимальным количеством внешними компонентов и наибольшей энергоэффективностью в этом классе устройств.

Возможности:

  • Основан на процессоре AM335x ARM Cortex-A8;
  • 30% BOM сохраняется при замене внешних ASIC/ FPGA;
  • Бесплатная поддержка и промышленное ПО от TI;
  • Поддержка других промышленных протоколов связи на этом же оборудовании (например, EtherCAT, PROFIBUS, PROFINET и другие);
  • Готовая к производству платформа разработки, включающая схемы, BOM, руководство пользователя, примечания, ПО, демоверсии и другое.

Документация:
  • Схемотехника
  • BOM
Описание:

Одноканальный источник тактовых импульсов нельзя использовать для тактирования нескольких тактовых входов в высокопроизводительных процессорных устройствах, например, таких как многоядерные ARM Cortex-A15 процессоры 66AK2Ex и AM5K2Ex, так как чрезмерная нагрузка, помехи от рассогласования и шумы негативно влияют на производительность. Однако этого можно избежать, используя несколько источников тактовых импульсов вместо одного. Этот дизайн демонстрирует генерирование тактовых сигналов для семейств 66AK2Ex и AM5K2Ex процессоров Keystone II с ядром ARM Cortex-A15 + DSP и многоядерных ARM процессоров путем использования дерева дифференциальных тактовых сигналов. Дизайн демонстрирует законченное решение для генерации всех необходимых тактовых сигналов для ядер и периферии SoC.

 

Возможности:

  • Дерево дифференциальных тактовых сигналов для многоядерных ARM Cortex-A15 систем на кристалле 66AK2Ex и AM5K2Ex;
  • Использование CDCM6208 для генерации всех необходимых тактовых сигналов, необходимых для ядер и периферии;
  • Графический интерфейс пользователя для управления регистрами;
  • Завершенный системный дизайн с принципиальной схемой, BOM, дизайн файлами и руководству по проектированию аппаратной части.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Системы на кристалле серии K2E требуют управления напряжением ядра CVDD с применением технологии автоматического масштабирования напряжения (AVS) SmartReflex. В данном проекте представлен способ генерирования необходимого напряжения без необходимости в программном обеспечении. В настоящее время данная схема реализована на базе XEVMK2EX.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Управление напряжением ядра с применением технологии AVS SmartReflex, что требуется в микросхемах семейства K2E
  • Удовлетворяет требованию к точности напряжения CVDD на уровне 5%
  • Работает с использованием интерфейса VCNTL
  • Для интерфейса VCNTL не требуются преобразователи напряжения
  • Для работы не требуется программное обеспечение

Документация:
  • Схемотехника
  • BOM
Описание:
The K2E requires the use of AVS SmartReflex control for the CVDD core voltage. This design provides method of generating the proper voltage using software and the PMBus interface of the TPS544C25. The circuit can be implemented on the XEVMK2EX.

Возможности:

Provides the AVS SmartReflex Core voltage required by the K2E Meets the 5% voltage requirement for CVDD Uses the PMBus interface on the TPS544C25 for control Uses software to send the VOUT command Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDEP0076 3D machine vision design describes an embedded 3D scanner based on the structured light principle. A digital camera along with a Sitara™ AM57xx processor System on Chip (SoC) is used to capture reflected light patterns from a DLP4500-based projector. Subsquent processing of captured patterns, calculation of the object's 3D point cloud and its 3D visualization are all performed within the AM57xx processor SoC. This design provides an embedded solution with advantages in power, simplicity, cost and size over a host PC-based implementation.
Возможности:

Demonstration of 3D machine vision inspection with DLP® technology-based structured light techniques. Fully embedded 3D machine vision system based on Sitara AM57xx SoC and DLP Lightcrater™ 4500. No PC required. Provides 3D object point cloud Demonstrates generation and rendering of 3D point clouds utilizing the integrated processor cores and graphics processor in the AM572x SOC. This reference design is built on existing EVMs and includes all the software, files and documentation needed.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное проверенное решение демонстрирует очень простой и точный способ измерения температуры термопарой. В нем описываются необходимые сглаживающие фильтры и резисторы смещения для проведения диагностики датчика. В данном примере также описывается новый способ компенсации холодного спая с помощью встроенного в ADS1118 датчика температуры. Для линеаризации данных в решении продемонстрирован очень простой алгоритм, который может быть реализован в большинстве микроконтроллеров.

 

Возможности:

  • Измерение температуры термопарой К-типа;
  • Точность <1°C;
  • Повторяемость 0.2°C;
  • Компенсация холодного спая;
  • Включает программные алгоритмы;
  • Используется 16-битный АЦП АADS1118 с PGA.

Решение проверено и включает в себя:

  • теорию,
  • подбор компонентов,
  • моделирование TINA-TI,
  • схему и трассировку печатной платы,
  • возможность модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()